2015-04-02 59 views
1

我与此ADC工作:AD7903 - http://www.analog.com/media/en/technical-documentation/data-sheets/AD7903.pdf串行输出ADC - 最小采集时间

我不明白的采集时间的限制与最大时钟速率SPI接口关系。

我使用的VIO是3.3V,理论最大频率为83.33MHz(12ns最小周期)。假设我在没有繁忙指示器的情况下使用80MHz = 12.5ns的三线驱动周期。

参考定时表(第5页)和时序图(第18页):十

即使

  • 12.5ns×16个时钟周期= 200ns的
  • 10ns的与VIO = 2.5V:15ns x 16 + 15ns = 255 ns

    为什么最小采集时间是290ns

回答

1

第3页上列出的最大瞬态响应为满量程步长为290ns。因此,为了确保最小的失真,采集时间必须为290ns或更长(以便所有改变一直到达到acq时间的满量程变化将被正确捕获。)

除非你能保证保持最大摆幅小于满量程,但这不是一个好的运行方式,而且也无法说明摆动减少和采集时间减少之间的相关性。

+0

因此,以最大速度运行是没有意义的吗?慢于290/16 = 18.15ns的任何事情,所以或多或少的50-55Mhz理论上都应该遵守约束条件。所以在这个例子中,如果我不介意采样速度的降低,40Mhz似乎是一个不错的选择。 – FlyerDragon 2015-04-02 15:55:32

+0

您是否在谈论SPI速度?只是可以从转换率中分离的FYI:将转换时钟放到CNV1或CNV2上。 – user3443369 2015-04-02 17:49:11