2015-11-26 27 views
0

我设计了一款XC95288xl CPLD板。我用两个74125缓冲区将并行端口连接到cpld的jtag引脚。 cpld和74125缓冲区均使用3.3V电源。但是我想知道是否可以使用5V来为缓冲器供电,而使用3.3为CPLD的I/O引脚供电?我可以将5V逻辑应用于xc95288xl的JTAG引脚吗?

XC9500xl系列数据表说IO端口是5V宽容,但没有说任何关于JTAG引脚。

我在问这个问题,因为如果我向缓冲区提供5V电压,它们将在其引脚上使用5V TTL,我担心它是否会损坏cpld。我也不能记录此刻CPLD的任何实现(如程序不工作,ISE说找不到电缆,虽然我已经电缆仔细测试)

回答

1

XC95288XL Datasheet

数据表只调出输入和输出。所以JTAG信号和I/O的规格相同。他们都与VCCIO有关。

XC9500XL Family Datasheet

重要看到XC9500XL数据表备注:

的I/O的每个XC9500XL设备上完全5V宽容,即使核心供电为3.3伏。这允许5V CMOS信号直接连接到XC9500XL输入而不会造成损坏。 3.3V VCCINT电源 在施加5V信号之前必须至少为1.5V()才能连接到I/O。

如果在设备断电时或在VCCINT导轨达到1.5V以上时施加5V电压,可能会损坏设备。这在其他地方被提及。

另见:

Xilinx answer

+0

谢谢,应用5V,并没有损害我的设备:) – Nixmd

+0

太好了!干杯!!! – Anders

相关问题